智慧树知到微机原理(山东联盟)答案章节单元测试期末考试网课答案

智慧树知到微机原理(山东联盟)答案章节单元测试期末考试网课答案

微机原理(山东联盟)

舞台表现只要唱好歌就可以了
A 错
B 对

在洗衣机的控制系统中,仅需要硬件设备,无需软件程序即可完成洗衣机的全自动操作。
A 对
B 错

计算机硬件系统必须在软件系统的配合下,才能完成数据采集、信息处理和控制等功能。
A 错
B 对

能够将8086CPU分时复用引脚进行分开的电子器件是 。
A 具有缓冲功能的锁存器
B 译码器
C 与非门
D 缓冲器

下列选项中用于存放指令偏移地址的寄存器是 。
A BP
B FLAG
C AX
D IP

用于形成指令物理地址的寄存器有 。
A ES,BP
B DS,IP
C SS,SP
D CS,IP

8086CPU可访问的存储器空间为1MB,分为奇地址存储体和偶地址存储体两部分,奇地址存储体的片选信号是 。
A BHE#
B HOLD
C ALE
D A0

8086CPU的M/IO#引脚信号是CPU发出的,当访问存储器时,发出高电平,当访问IO接口时,发出低电平。
A 错
B 对

8086CPU的AD15-0引脚是分时复用的,其中T1时钟周期传送数据,T2-T4周期传送数据。
A 对
B 错

8086CPU内部的寄存器在参与运算时,其存取速度比存储器快。
A 错
B 对

8086CPU中的地址加法器形成的是16位的物理地址。
A 错
B 对

8086CPU是先有BIU取指令,然后EU再执行指令,所以说8086CPU的指令流水线是串行结构。
A 错
B 对

存储器每个逻辑段的首地址一定能被10整除。
A 对
B 错

存储器的物理地址可根据逻辑地址计算得到,反之也可根据物理地址计算得到逻辑地址,且一个物理地址对应一个逻辑地址。
A 对
B 错

FLAG标志寄存器中的ZF标志是全零标志位,运算结果为0,ZF=1;运算结果不等于0,ZF=0。
A 错
B 对

能够访问存储器代码段的逻辑地址是 。
A ES:BX
B SS:SP
C CS:IP
D CS:BX

8086CPU访问存储器时,在地址总线上送出的地址称为 。
A 逻辑地址
B 偏移地址
C 物理地址
D 段地址

8086 CPU中,指令指针寄存器(IP)中存放的是 。
A 指令
B 指令的偏移地址
C 操作数地址
D 操作数

下面的说法中, 是正确的。
A 指令周期是时钟周期的4倍
B 指令周期是时钟周期的2倍
C 指令周期等于时钟周期
D 指令周期大于时钟周期

计算机系统总线中,可用于传送读、写信号的是 。
A 数据总线
B 其余选项都错
C 地址总线
D 控制总线

现行数据段位于存储器B0000H到B0FFFH字节单元,则段寄存器DS的内容及该段长度(字节数)分别为: 。
A B000H,1000H
B 0000H,0FFFH
C B000H,0FFFH
D B000H,00FFH

8086CPU的复位信号至少维持 个时钟周期的高电平有效。
A 2
B 4
C 1
D 3

指令系统是指CPU所有指令及其使用规则的集合。
A 对
B 错

计算机指令中的操作数可以有0个、1个、2个或多个。
A 错
B 对

对寄存器IP和flags可以进行写操作。
A 错
B 对

寄存器寻址与段地址(段寄存器)无关。
A 对
B 错

指令中存储器操作数的段基址可以通过段超越前缀进行设置。
A 对
B 错

已知DS=3333H,(34441H)=5678H,则执行指令MOV BH,[1111H]之后BH的值为56H。
A 错
B 对

"

已知SS=3222H,DS=1200H,BP =1113H,(33333H)=7890H,(13113H)=5678H,则执行指令MOV CH,[BP]之后CH的值为78H。
A 错
B 对

"

已知SI=2000H,ES=5000H,(53236H)=6040H,则执行指令MOV AX,ES:[SI+1236H]之后AL的值为 。
A 06H
B 60H
C 04H
D 40H

已知DS=1000H,DI=0200H,BX=2100H,PLUS=0300H,(12600H)=6789H,则执行指令MOV DH,PLUS[BX][DI]之后DH的值为67H。
A 对
B 错

已知SS=1200H,SI=2300H,BP=1500H,(15800H)=8765H,则执行指令MOV AX,[BP+SI]之后AH的值为 。
A 65H
B 87H
C 78H
D 56H

最简单的指令是1字节指令,指令中只包含8位操作码,没有操作数。
A 错
B 对

大部分指令除了操作码外,还包含操作数,所以要由几个字节组成。
A 对
B 错

已知CX=2000H,DS=4111H,SI=2111H,(43333H)=1234H,则指令执行XCHG CH,[SI+112H]之后AH的值为12H。
A 错
B 对

指令LEA AX,BX和指令LEA DS,[1000H]都是错误的。
A 错
B 对

执行XLAT指令时,会将BX的内容(代表数据表的首地址)和AL的内容(要查的数据与表首的距离)相加作为有效地址,然后从中读出此地址单元的内容送入AL。
A 错
B 对

十进制数的共阳极七段显示码与共阴极七段显示码是一样的。
A 错
B 对

堆栈操作可以按字进行、也可以按字节进行。
A 对
B 错

PUSH 300H和POP AL指令都是错误的。
A 错
B 对

比较指令CMP执行两个操作数相减,但不回送结果,只将运算过程和结果反映在标志位上,可用于给转移指令提供条件、决定程序去向。
A 对
B 错

执行带借位的减法指令SBB时会将源操作数-目的操作数-CF的值回送给目的操作数。
A 对
B 错

AND、OR、XOR或TEST指令执行之后,均将CF和OF清零,ZF、SF和PF反映操作结果,AF未定义。
A 对
B 错

指令XOR AX,AX不能将AX寄存器清零。
A 错
B 对

SAL、SHL、SAR或SHR指令中目的操作数不能为立即数。
A 对
B 错

ROL、ROR、RCL或RCR指令中的移位次数大于1时,需要使用 来存放移位次数。
A BL
B CL
C DL
D AL

段间转移指令通过改变IP和CS的值,从而改变指令的执行顺序。
A 错
B 对

段间间接转移指令一般通过双字内存单元给出转移地址。
A 对
B 错

段间过程调用时,CS与IP的内容自动入栈。从过程返回时,栈顶的内容被弹出到IP与CS。
A 对
B 错

与JMP指令不同,执行CALL指令时CPU会自动保存断点信息,即执行CALL指令会自动完成断点信息的入栈保护操作。
A 对
B 错

汇编语言使用助记符来表示指令,机器不能识别,需翻译;但仍然面向硬件,执行速度较快;多用于编制系统程序、实时控制和通信程序。
A 对
B 错

伪指令语句没有对应的机器指令,汇编时对伪指令进行处理,可完成数据定义、存储区分配、段定义、段分配、指示程序开始和结束等功能。
A 错
B 对

标号是指令性语句的符号地址,标号代表后面可执行指令语句的开始地址,可作为转移指令的目的操作数(直接寻址)。
A 错
B 对

标号具有段值、段内偏移地址和类型等属性。
A 对
B 错

关系运算符的运算对象是数据或同一段内的地址,关系为真时运算结果为全1,关系为假时运算结果为全0。
A 对
B 错

SEG运算符用于返回变量或标号的段基址值。
A 对
B 错

不能用DW定义单个字符或多于两个字符的字符串。
A 错
B 对

DS段、SS段、ES段中也可以加入指令性的语句。
A 对
B 错

“先判断,后执行”循环结构的程序在进入循环前先判断循环执行条件,因此循环体可能一次也不执行。
A 错
B 对

条件转移指令JXX也可以为循环结构的程序提供测试和判断条件。
A 对
B 错

调用程序和过程在同一代码段中,子程序为NEAR属性;调用程序和过程不在同一代码段,子程序为FAR属性。
A 对
B 错

如果在调用子程序时需要保护某些寄存器内容,可以在子程序开始处,设置一组PUSH指令,将寄存器原始值压入堆栈保护起来;在子程序结尾处,设置一组POP指令,将堆栈中前期保护好的原始值弹出放回原寄存器之中。
A 错
B 对

U盘中的芯片为Flash芯片,U盘可以读写,所以Flash芯片是RAM。
A 对
B 错

8086存储器系统采用奇偶存储体,奇存储体中单元内容都是奇数。
A 错
B 对

8086CPU读取字数据时,必定会访问一个奇地址存储体和一个偶地址存储体。
A 错
B 对

8086CPU读写一次数据至少为8位,所以存储芯片的存储单元字长都为8的整数倍。
A 对
B 错

因为DRAM集成度高,一般作为内存及显存的主要芯片。
A 对
B 错

高速缓存的命中率越高,性能越好。
A 错
B 对

理论上讲,存储器位扩展方式可以增加存储单元的字长,这样就增加了计算机系统的字长。
A 对
B 错

理论上讲,采用字扩展方式可以任意增加存储单元的个数。
A 错
B 对

采用1KB的芯片扩展为1MB的存储器系统,需要8000片芯片。
A 错
B 对

存储器系统采用字扩展时,各芯片不能同时被选中。
A 对
B 错

因为8086CPU的地址空间为1M,所以不能用2M的存储芯片构成8086存储器系统。
A 错
B 对

存储器系统采用字位全扩展时,必须先进行位扩展,再进行字扩展。
A 对
B 错

不论采用那种存储器扩展方式,每个芯片内的存储单元地址是连续的。
A 对
B 错

参照8086CPU存储器系统的分体结构,32位计算机存储器系统会采用4个存储体构成。
A 对
B 错

8086CPU执行MOV AL,[1001H]指令时,会从数据总线的低8位读取一个字节数据复制到AL。
A 错
B 对

"

8086CPU执行指令过程中,控制信号会自动变化,MOV AL,[0001]指令执行过程中,BHE#=0,M/IO#=1,RD#=0。
A 错
B 对

"

MOV BX,[0001]指令执行时,因为偏移地址是奇数,无论段地址内容是奇数还是偶数,存储器操作数物理地址总是奇数,读总线周期2次。
A 对
B 错

8086CPU读写字数据时,分规则字和非规则字不同,总线操作不同,执行MOV AX,[0010]指令时,执行2次读总线周期。
A 对
B 错

因为IO接口设计原则是“输入缓冲、输出锁存”,所以输出接口电路中一定没有缓冲器。
A 错
B 对

锁存器的作用是将输入数据保存,当锁存信号无效时,输入端的数据变化不会影响已保存的数据。
A 错
B 对

因为外设的种类很多,所以I/O接口的种类五花八门不计其数。
A 错
B 对

每个接口电路都必须有数据端口、状态端口、控制端口。
A 错
B 对

I/O端口编址采用独立编址时,访问存储器和访问I/O端口的指令格式相同,存储器和I/O端口地址范围不同。
A 对
B 错

采用8086CPU采用存储器映像编址,M/IO#引脚可以省略。
A 错
B 对

8086CPU执行OUT 80H,AL与执行MOV [80H],AL命令相比,除了M/IO#状态不同外,其它地址总线、控制总线状态相同。
A 错
B 对

CPU可以随时读取条件查询输出接口电路状态。
A 错
B 对

接口电路中的数据端口地址和状态端口地址必须不同。
A 错
B 对

8255A是可编程并行I/O接口芯片,有3个8位口,所以一次可以读写24位数据。
A 错
B 对

8255A方式1为应答式输入/输出,此时输入输出都锁存,不符合“输入缓冲、输出锁存”的接口电路设计原则。
A 对
B 错

8255A的方式选择控制字中没有对C口规定工作方式的控制位,所有C口只能工作在方式0。
A 错
B 对

8255A的A口工作在方式1时,一般C口采用位操作。
A 错
B 对

在某个接口电路中设置8255A的A口工作在方式1输入,置位PC4,能够触发外设发送数据。
A 对
B 错

不论8255A各口的工作方式是什么,读取C口寄存器的8位二进制值能够反映C口每个外部引脚的状态。
A 错
B 对

8255A的C口采用位操作时,无法读取C口当前状态。
A 错
B 对

8255A的A口设为输入方式0,连接开关后,根据A口二进制位的状态表示开关状态,如果是1就判断开关断开,是0就判断开关闭合。
A 对
B 错

利用8255A的B口控制LED的亮灭,根据B口各位的状态是1就判断LED亮,状态是0就判断LED灭。
A 错
B 对

8255A的4个端口地址必须连续。
A 错
B 对

已知8255A的控制口地址为43H,设AL=AAH,OUT 43H,AL指令的对A口的作用是设定A口工作方式 。
A 方式2
B 方式0
C 方式1

已知8255A的控制寄存器值为AAH,则A口I/O方式 。
A 输出
B 输入
C 方式0
D 方式1

使用8255A时,一般需要修改控制寄存器设置各端口的工作方式,设AL=AAH,D口地址为83H,执行OUT 83H,AL指令后,设定B口工作方式 。
A 方式2
B 方式1
C 方式0
D 输入

向8255A的D口寄存器写入AAH时,可以设定8255A的B口I/O方式 。
A 输入
B 方式0
C 输出
D 方式1

设8255A的D口地址为83H,AL=AAH,执行OUT 83H,AL指令后,设定C口高4位 。
A 输入
B 输出
C 方式1
D 方式0

8255A的C口可以分为高四位和第四位两组分别设置工作方式,设控制寄存器=AAH,则设定C口低4位 。
A 方式1
B 方式0
C 输入
D 输出

专用中断中的单步中断的中断类型号是1。
A 错
B 对

INTR的优先级要高于NMI。
A 对
B 错

下面哪一项不属于中断服务子程序的内容 。
A 恢复现场
B 开中断
C 中断屏蔽
D 关中断

中断服务子程序的返回要用IRET指令。
A 对
B 错

CPU响应了可屏蔽中断之后,向外设发1个/INTA,外设收到/INTA后,立即往数据线上给CPU送中断类型号。
A 对
B 错

下列选项中不是不可屏蔽中断NMI特点的是 。
A 不能用软件屏蔽,CPU必须响应
B 中断的类型号为2
C 上升沿触发
D 高电平触发

外部中断包括可屏蔽中断和非屏蔽中断。
A 对
B 错

中断响应、中断服务、中断返回和中断屏蔽都是中断系统的基本功能。
A 错
B 对

CPU响应可屏蔽中断过程中关中断的目的是为了永久禁止响应其它的中断。
A 错
B 对

中断返回时从堆栈中弹出内容按顺序送到PSW,CS,IP中。
A 对
B 错

IF是中断允许标志位,当IF=0时,CPU可以响应可屏蔽中断的请求。
A 对
B 错

设置中断向量的DOS系统功能调用,需要将中断服务程序的入口地址送到ES:BX中。
A 对
B 错

中断向量表起始地址为00032H的中断类型号是 。
A 10H
B 0AH
C 0CH
D 0EH

中断向量表中存放的是512个中断源的中断向量。
A 错
B 对

中断嵌套是指当CPU正在处理中断时,有更高优先级别的中断请求,并且IF=1,CPU能响应更高级别的中断请求,而屏蔽掉低级的中断请求。
A 对
B 错

8086系统中由IF标志控制响应的称为 中断。
A 溢出
B 单步
C INTR可屏蔽
D NMI不可屏蔽

中断向量表是按照中断类型号n的顺序依次将各中断源的中断向量存放在1K的内存中。
A 错
B 对

8086的中断源可以分成内部中断和外部中断两大类。
A 对
B 错

被屏蔽的可屏蔽中断源可以得到CPU的响应。
A 对
B 错

8086CPU各中断源,优先级别最低的是除法出错中断 。
A 对
B 错

MSP430单片机集成了丰富的片内外设。
A 错
B 对

ROM型的MSP430单片机适合大批量生产。
A 错
B 对

MSP430单片机的中断唤醒功能是超低功耗的原因之一。
A 对
B 错

RISC是精简指令集。
A 对
B 错

MSP430单片机的堆栈指针SP是一个16位寄存器。
A 对
B 错

MSP430单片机的程序计数器的内容总是偶数。
A 对
B 错

MSP430F5xx/6xx系列单片机的程序计数器是一个20位的计数器。
A 错
B 对

当程序计数器中的地址送到地址总线后,程序计数器的内容自动加2,从而指向下一条要执行的指令地址。
A 对
B 错

MSP430单片机的存储空间物理上是一体的。
A 对
B 错

MSP430单片机的存储器用于存储程序、数据及片上外设的运行控制信息。
A 对
B 错

MSP430单片机的中断向量表位于程序存储器。
A 对
B 错

MSP430单片机的运算结果产生进位时, 标志置位。
A V
B N
C C
D Z

MSP430单片机的GIE标志置位,表示 。
A CPU不响应可屏蔽中断
B CPU可响应可屏蔽中断
C CPU可响应不可屏蔽中断
D CPU不响应不可屏蔽中断

MSP430单片机的程序计数器PC的功能是 。
A 指示下一条奇字节指令地址
B 指示下一条偶字节指令地址
C 统计已经执行过的指令条数
D 指示下一条任意奇偶字节的指令地址

MSP430单片机的堆栈指针SP的功能是指向 。
A 下一条指令地址
B 堆栈栈底
C 堆栈栈顶
D 当前指令地址

MSP430单片机的常数发生器的功能是产生 。
A 16个常数
B 任意常数
C 6个常数
D 任意整数

MSP430单片机的主系统时钟MCLK用于 。
A 高速外设
B 任何地方
C CPU
D 低速外设

MSP430单片机的存储空间采用 结构。
A 冯 · 诺依曼
B 哈佛
C 顺序
D 并行

MSP430单片机最多可以直接寻址 的存储空间。
A 256KB
B 2MB
C 1MB
D 512KB

堆栈是一种具有 特殊访问属性的存储结构。
A 后进后出
B 随机进出
C 先进先出
D 后进先出

MSP430单片机中的通用寄存器不能处理 位的数据。
A 32
B 16
C 20
D 8

不可屏蔽中断不能由中断允许控制位进行控制。
A 对
B 错

在调用中断服务之前,需要自己编写程序保护现场。
A 错
B 对

“#pragma vector=……”指明中断源。
A 对
B 错

PORT1_VECTOR指明是P1口中断源。
A 错
B 对

中断服务程序最后必须加return,返回被中断的程序。
A 错
B 对

如果有多个中断源请求中断,响应最高优先级中断源。
A 错
B 对

执行完中断服务程序,需要清除中断标志位。
A 对
B 错

中断发生前CPU处于某种休眠模式,中断返回后仍然在该休眠模式下。
A 对
B 错

利用中断,可以使系统功耗更低。
A 对
B 错

中断函数可以根据需要灵活设计输入参数。
A 对
B 错

0x5A00|0x0080= 。
A 0x0000
B 0x0080
C 0x5A00
D 0x5A80

对可屏蔽中断源描述不正确是 。
A 由具有中断功能的片内外设产生
B 由中断允许控制位GIE控制
C 当GIE为1时,可屏蔽中断禁止
D 某些设置下可屏蔽中断不能唤醒CPU

在中断服务程序前加 关键字,告诉编译器这个函数是中断服务程序。
A interrupt_ _
B interrupt
C _ _interrupt
D _interrupt

P1OUT^= BIT0的作用是 。
A 设置P1.0口输出高电平
B 设置1.0口输出低电平
C 反转P1.0口状态
D 设置P1.0口为输出

P1IFG = ~BIT0的作用是 。
A 设置P1.0口中断标志位
B P1.0口上升沿触发中断
C P1.0口下降沿触发中断
D 清除P1.0口中断标志位

MSP430单片机不包含 中断源。
A 不可屏蔽
B 系统复位
C 可屏蔽
D 外设

P1IE |= BIT2的作用是 。
A 禁止P1.2口中断使能
B 设置P1.2口中断标志位
C 允许P1.2口中断使能
D 清除P1.2口中断标志位

WDTCTL = WDTPW + WDTHOLD的作用是 看门狗定时器。
A 根据需要自动启用或关闭
B 启用
C 关闭
D 初始化

MSP430单片机中INT是 中断源。
A 用户不可屏蔽
B 系统不可屏蔽
C 可屏蔽
D 系统复位

MSP430单片机的中断向量表存放 。
A 被中断程序的中断现场
B 任何需要保存的数据
C 中断服务的入口地址
D 中断函数

读取MSP430单片机的输入寄存器的内容,可以获取I/O端口的输入信号。
A 错
B 对

时钟模块有三个输入的时钟源。
A 对
B 错

时钟模块输出的MCLK是提供给CPU使用的。
A 对
B 错

时钟模块输出的ACLK是频率高于SMCLK。
A 错
B 对

DCOCLK是内部时钟源。
A 错
B 对

XT1是外部时钟源。
A 错
B 对

计数器中的看门狗模块的作用主要是防止程序跑飞。
A 错
B 对

计数器TA0的连续计数模式是从0计到CCR0。
A 对
B 错

计数器TA0的增减计数模式是从0计到65535再计到0。
A 对
B 错

计数器TA0有1个捕获比较模块。
A 对
B 错

计数器TA0的比较模式设置为输出模式3时可以输出PWM波。
A 对
B 错

ADC12CTL0的ADC12REF2_5=0时,设置参考电压为2.5v。
A 对
B 错

MSP430F5529的ADC12只能进行12位的A/D转换。
A 错
B 对

MSP430单片机的 ADC12可以设置分时复用的多通道转换。
A 对
B 错

按照采样定理的要求,采样频率应当只能是信号最高频率的2倍。
A 错
B 对

ADC12的单通道单次转换时,不需要设置ADC12INCHx的控制位。
A 对
B 错

#pragma vector=PORT1_VECTOR表示中断函数是为 的中断服务的。
A P2口
B P1和P2口
C 所有I/O口
D P1口

P1IFG = 0表示 。
A 置位P1所有中断标志位
B 清除P1所有中断标志位
C 允许P1所有中断
D 禁止P1所有中断

PxIES是 寄存器。
A 中断触发边沿选择
B 中断使能
C 输出
D 中断标志

MSP430F5xx/6xx系列单片机,最多可以提供 个通用I/O端口寄存器。
A 8
B 20
C 12
D 16

P1IV是 寄存器。
A 中断使能
B 中断标志
C 中断优先级
D 中断向量

对于MSP430F5xx/6xx系列单片机,下面描述正确的是 。
A 仅有P1和P2引脚具有中断能力
B 仅有P2引脚具有中断能力
C 仅有P1引脚具有中断能力
D 所有I/O端口引脚具有中断能力

当Px端口的8个引脚中 。
A 任何一个引脚有中断触发时,都会进入独立的中断服务程序
B 任何一个引脚有中断触发时,都会进入同一个中断服务程序
C 所有引脚都有中断触发时,才能进入同一个中断服务程序
D 所有引脚都有中断触发时,才能分别进入独立的中断服务程序

上拉/下拉电阻使能寄存器需要和输出寄存器配合使用,才能完成上拉/下拉电阻的配置。
A 错
B 对

智慧树知到微机原理(山东联盟)答案章节单元测试期末考试网课答案

内容版权声明:除非注明,否则皆为本站原创文章。

转载注明出处: